用38译码器编一个416译码器
38译码器有三个输入,下面两个输入同时输入到两个24译码器,高位使能,一个直连,一个是与非门。输出时,高位0使能的输出为0123位,高位1的源为4567位。
两片74LS138组成的4-16线译码器工作原理是什么?
当两个选通输入G1和G2为低时,它可以将四个二进制编码输入转换为16个独立输出之一。解调功能通过用四条输入线写出输出线的地址来实现,因此当一个选通输入为低电平时,数据通过另一个选通输入。当任何选通输入为高电平时,所有输出都为高电平。解码器是一种电路,可以将输入二进制代码的状态转换为输出信号,以表达其原始含义。常见的有两种:N-2 N行译码和8421BCD码译码。显示解码器用于将二进制数转换成相应的七段码,一般可分为驱动LED和驱动LCD。解码器种类繁多,但其工作原理和分析设计方法相似,其中二进制解码器、二进制-十进制解码器和显示解码器是三种最典型、应用最广泛的解码电路。二进制码译码器也叫最小项译码器,取N中的一个译码器,最小项译码器一般把二进制码翻译成十进制码;代码转换解码器,将一种代码转换成另一种代码;通常,显示解码器将代码翻译成十进制代码或特定代码,并通过显示设备显示解码器的状态。电路结构图1在讨论解码器的功能之前,我们先来看看解码器的内部结构。上图是一个主要由与门组成的2输入解码器,有22个输出(即4个),从图中可以看出每个输出对应一个最小项。在该电路中,当输入BA的值为10时,对应于十进制数2,其F2输出为高电平,其余输出为0。图2上图也是一个2输入的译码器,但是因为它主要由与非门组成,所以它的每一个输出都对应一个最小项的否定。在这个电路中,当输入BA为10时,它的输出F2不再是1,而是0,其余都是1。我们把上面的解码器电路看作低电平的有效输出(即当输入变量对应十进制I时,其对应的第I个输出端为低电平,其余为高电平)。当然,前端解码器在高电平时有效。上面列出的两个电路有两个输入,对于两个以上的输入也是如此。也可以有高电平有源电路或低电平有源电路。
两片74LS138组成的4-16线译码器工作原理求解
由两个74LS138芯片组成的4-16线译码器的工作原理由使能端组成。选择端的输入是D0、D1和D2,使能端成为选择端D3。74ls138使能端的芯片使能时,必须是S1=H,S2 S3=L;即当S1为高电平时,S2和S3同时为低电平时芯片使能,否则芯片输出全为h,当输入D3为L时,74ls138(1)使能,74ls138(2)的输出全为h,74ls138(1)会根据D0、D1和D2的输入信号选择输出L的输出端。当输入D3为H时,74ls138(2)使能,74ls138(1)的所有输出都为H,74ls138(2)会根据D0、D1、D2的输入信号选择输出L的输出端。这就是4-16行解码的原理。
2-4译码器扩展为4-16译码器
1.使用五个2-4解码器,其中四个用于级联,一个用于芯片选择(A0是高位),四个是C0-C3,它们的地址输入a0-a1连接到相同的输入A2-A3;芯片C4的地址输入端a0-a1连接到输入端A0-A1,输出端连接到C0-C3的使能端。输出为C0-C3,C0为高电平分析:输入A0A1=00时,C0使能,A2-A3为00,输出Y0;01输出Y1.11输入A0A1=01时输出Y3:C1使能,A2-A3为00,输出Y4;01输出Y5.以此类推,可以画出Y0-Y15对应的0000-1111的过程,明确2。只使用了四个2-4解码器,高位用来控制使能信号,类似于两个3-8扩展到4-16。
如何将两个3-8线译码器扩散成一个4-16线译码器
很简单。我的想法是这样。设两个3-8行译码器为译码器Y1和Y,Y1的控制端为C1、B1、A1和Y,控制端分别为C、B和A。接下来,它扩展了.m3 m2 m1 m0 C1 B1 a1c b 00000000001.001000000001 .00111你可以发现C1和B1始终为零。因此,您需要将这两个控制端接地至0。四根线分别是M3、M2、M1和M0,对应的是A1 C B A,说了这么多,你应该明白了。